4.3 半帶濾波器的FPGA仿真結果
根據章節3.1.4的分析設計,我采用3階的HB濾波器,以獲得盡可能大的信號帶寬。
設計的參數要求如下:
單級濾波器參數:h=[-6,0,33,0,-114,0,478,782,478,0,-114,0,33,0,6]
單級變速率倍數:2
總變速率倍數:8
將半帶濾波器分為乘法器、加法器、數據存儲器等模塊,然后編寫了每個模塊的VHDL語言程序,源程序見附錄,并在Quartus II開發平臺上進行了驗證仿真。如圖4.3所示。由確定的HB濾波器參數可知,序號為0、2、4、6、7、8、10、12和14的抽頭系數為非零數,其余序號的抽頭系數均為零,符合HB濾波器的輸入要求。
哪里有射頻培訓機構
|